142427562

produkty

AM3352BZCZA100

Stručný popis:

– mDDR: 200 MHz takt (400 MHz datová rychlost)
– DDR2: 266 MHz takt (532 MHz datová rychlost)
– DDR3: 400 MHz takt (800 MHz datová rychlost)
– DDR3L: 400 MHz takt (800 MHz datová rychlost)
– 16bitová datová sběrnice
– 1 GB celkového adresovatelného prostoru


Detail produktu

Štítky produktu

Funkce

Až 1 GHz Sitara™ ARM® Cortex®
-A8 32bitový RISC procesor
– NEON™ SIMD koprocesor
– 32 kB instrukce L1 a 32 kB datové mezipaměti s jednou chybou

Detekce

– 256 kB mezipaměti L2 s kódem pro opravu chyb (ECC)
– 176 kB spouštěcí ROM na čipu
– 64 KB vyhrazené paměti RAM
– Emulace a ladění – JTAG
– Řadič přerušení (až 128 požadavků na přerušení)
Paměť na čipu (sdílená RAM L3)
– 64 kB paměti OCMC (General-Purpose On-Chip Memory Controller) RAM
– Přístupné všem mistrům
– Podporuje uchování pro rychlé probuzení
Rozhraní externí paměti (EMIF)
– mDDR(LPDDR), DDR2, DDR3, DDR3L

Ovladač

– mDDR: 200 MHz takt (400 MHz datová rychlost)
– DDR2: 266 MHz takt (532 MHz datová rychlost)
– DDR3: 400 MHz takt (800 MHz datová rychlost)
– DDR3L: 400 MHz takt (800 MHz datová rychlost)
– 16bitová datová sběrnice
– 1 GB celkového adresovatelného prostoru
– Podporuje konfigurace jednoho x16 nebo dvou x8 paměťových zařízení
– Univerzální řadič paměti (GPMC)
– Flexibilní 8bitové a 16bitové asynchronní paměťové rozhraní s až sedmi volbami čipů (NAND, NOR, Muxed-NOR, SRAM)
– Používá BCH kód pro podporu 4-, 8- nebo 16bitového ECC
– Používá Hammingův kód pro podporu 1bitového ECC
– Modul lokátoru chyb (ELM)
– Používá se ve spojení s GPMC k vyhledání adres datových chyb z polynomů syndromu generovaných pomocí algoritmu BCH
– Podporuje 4-, 8- a 16-bitové umístění chyb bloku na 512 bajtů na základě algoritmů BCH
Programovatelný subsystém jednotek reálného času a subsystém průmyslové komunikace (PRU-ICSS)
– Podporuje protokoly jako EtherCAT®, PROFIBUS, PROFINET, EtherNet/IP™ a další
– Dvě programovatelné jednotky reálného času (PRU)
– 32bitový RISC procesor se zátěží/úložištěm schopný provozu na 200 MHz
– 8KB instrukční RAM s detekcí jedné chyby (parita)
– 8KB datové paměti RAM s detekcí jedné chyby (parita)
– Jednocyklový 32bitový násobič s 64bitovým akumulátorem
– Vylepšený modul GPIO poskytuje podporu ShiftIn/Out a paralelní západku na externím signálu
– 12 kB sdílené paměti RAM s detekcí jedné chyby (parita)
– Tři 120bajtové banky registru dostupné pro každou PRU
– Řadič přerušení (INTC) pro zpracování vstupních událostí systému
– Místní propojovací sběrnice pro připojení interních a externích masterů ke zdrojům uvnitř PRU-ICSS
– Periferní zařízení uvnitř PRU-ICSS:
– Jeden port UART s kolíky řízení toku,
Podporuje až 12 Mbps
– Jeden modul Enhanced Capture (eCAP).
– Dva ethernetové porty MII, které podporují průmysl
Ethernet, jako je EtherCAT
– Jeden MDIO port
Modul Power, Reset a Clock Management (PRCM).
– Ovládá vstup a výstup z pohotovostního režimu a režimu hlubokého spánku
– Zodpovědnost za sekvenování spánku, sekvenování vypínání napájecí domény, sekvenování probuzení a sekvenování zapínání napájecí domény
– Hodiny
– Integrované vysokofrekvenční 15 až 35 MHz
Oscilátor používaný ke generování referenčních hodin pro různé systémové a periferní hodiny
– Podporuje povolení a zakázání individuálních hodin
Řízení pro subsystémy a periferní zařízení
Usnadněte sníženou spotřebu energie
– Pět ADPLL pro generování systémových hodin
(MPU Subsystém, DDR rozhraní, USB a periferie [MMC a SD, UART, SPI, I2C], L3, L4, Ethernet, GFX [SGX530], LCD Pixel Clock)


  • Předchozí:
  • Další: